设为首页 | 加入收藏
收缩
  • 电话咨询

  • 400-088-2633

您当前所在的位置:产品中心-产品中心其它(模块、通信)

CVT-DSP-III型DSP双核教学实验系统产品简介

主CPU(TMS320C2407或TMS320C2812)模块也采用可拔插式结构设计,该CPU承担整个教学系统各种控制实验如:电机控制、LCD和LED显示、键盘控制等; 从CPU(TMS320C5416或TMS320C5509)模块采用可拔插式结构设计,该CPU承担整个教学系统各种算法类实验和高速数据的传输计算任务; 移植了μC/OS-II操作系统,提供...
  • 硬件配置
  • 软件资源
  • 实验内容

★主CPU:TMS320C2407或TMS320C2812

★从CPU:TMS320C5416或TMS320C5509

★并行模数转换(A/D):精度:10bit

★并行数模转换(D/A):精度:12bit   

★USB模块:完成PC机到DSP的高速数据传送

★双路模拟信号产生模块

★显示模块:128x64图形点阵液晶屏

★直流电机、步进电机

★HPI接口单元模块:支持双CPU的HPI接口读写内存贮器

 

★主CPU(TMS320C2407或TMS320C2812)模块也采用可拔插式结构设计

  该CPU承担整个教学系统各种控制实验如:电机控制、LCD和LED显示、键盘控制等

★从CPU(TMS320C5416或TMS320C5509)模块采用可拔插式结构设计

  该CPU承担整个教学系统各种算法类实验和高速数据的传输计算任务

★移植了μC/OS-II操作系统,提供原代码及开发工具包

部分实验内容

DSP基础硬件实验类

实验13

显示及图像处理初步应用实验

实验1

操作及基本指令系统实验

实验14

键盘输入实验

实验2

SRAM/FLASH储存器读写实验

实验15

HPI接口实验

实验3

频率计实验

实验16

CAN485组网实验

实验4

DAM实验

数字信号处理算法实验类

实验5

外部中断实验

实验17

相关(Correlation)算法实验

实验6

I/O实验

实验18

卷积(Convolve)算法实验

实验7

BOOTLOADER实验

实验19

实数快速傅立叶变换(FFT)算法实验

实验8

AD实验(实时信号采集)

实验20

有限冲击响应滤波器(FIR)算法实验

实验9

DA实验(函数信号发生器)

实验21

无限冲击响应滤波器(IIR)算法实验

实验10

语音采样、处理输出实验

操作系统试验

接口类实验

实验22

µC/OS-‖移植实验

实验11

电机接口模块控制实验

实验23

µC/OS-‖多任务处理实验

实验12

USB接口模块驱动编写实验

实验24

µC/OS-‖任务间通讯实验

 

地址 ADD:武汉市江夏区藏龙岛科技园杨桥湖大道13号恒瑞创智天地7栋3楼 (430205) 电话 TEL: 027-87522536, 87522537, 87522625, 87492275(FAX)

E-mail: Sales@cvtech.com.cn Support@cvtech.com.cn 武汉创维特信息技术有限公司 鄂ICP备16017393号-2